FPGA IP Verification Manager
Altera
Tanggal: 3 minggu yang lalu
Kota: Lembang, West Java
Jenis kontrak: Penuh waktu

Job Details
Job Description:
Team Leadership And Management
Education:
Regular
Shift
Shift 1 (India)
Primary Location:
Ecospace 1
Additional Locations:
Posting Statement
All qualified applicants will receive consideration for employment without regard to race, color, religion, religious creed, sex, national origin, ancestry, age, physical or mental disability, medical condition, genetic information, military and veteran status, marital status, pregnancy, gender, gender expression, gender identity, sexual orientation, or any other characteristic protected by local law, regulation, or ordinance.
Job Description:
Team Leadership And Management
- Lead and mentor a team of engineers working on FPGA IP verification
- Define team priorities, set goals, and monitor performance through KPIs and regular performance reviews.
- Foster an environment of learning, collaboration, and technical excellence to drive verification efficiencies.
- Oversee the development and delivery of verification of IPs owned by the team and ensure alignment with QPDS/ releases.
- Drive innovation in verification methodologies to improve quality & efficiency.
- Collaborate with FPGA design, software, and validation teams to help integrate IP into the Quartus ecosystem.
- Ensure robust quality for the IP owned.
- Provide technical guidance on verification methodology.
- Hands-on technical verification manager who will own the verification on IPs for FPGA.
- Performs functional logic verification of an FPGA to ensure the design will meet specification requirements. Develops FPGA verification plans, test benches, and the verification environment to ensure coverage to confirm to microarchitecture specifications.
- Executes verification plans and defines and runs simulation models to verify the FPGA design and uncover bugs.
- Replicates, root causes, and debugs issues in the pre-silicon environment.
- Finds and implements corrective measures to resolve failing tests.
- Collaborates with FPGA architects, RTL developers, and software teams to improve verification of complex architectural and microarchitectural features.
- Documents test plans and drives technical reviews of plans and proofs with design and architecture teams.
- Maintains and improves existing functional verification infrastructure and methodology.
- Documents, reviews, and executes the verification strategy plan on different methodologies/techniques used to enable feature coverage as per the microarchitecture specifications.
- Developing validation test suites and driving continuous improvement into existing validation test suites and methodologies.
- Complete verification life cycle (verification architecture, test plan, execution, debug, coverage closure).
- Develop and maintain project timelines, resource planning, and deliverables, ensuring timely execution.
- Proactively identify risks and bottlenecks, develop mitigation strategies, and communicate updates to stakeholders.
Education:
- Bachelor’s or Master’s degree in Electrical Engineering, Computer Engineering, or a related field.
- 15+ years of experience in verification in IP/ FPGA/ SoC/ ASIC.
- 3+ years of experience in managing technical teams, mentoring engineers, and driving performance.
- Proven expertise in RTL design and verification for FPGA architectures.
- Hands-on experience with OVM/UVM, System Verilog, and constrained random verification methodologies.
- Strong background in simulation tools such as ModelSim, Questa, VCS, or similar EDA simulators.
- Experience with Ethernet/ PCIe/ PIPE & FPGA architecture is an added advantage.
- Experience in design verification with developing, maintaining, and executing complex IPs and/or SOCs.
- Proven ability to lead and develop technical teams, drive collaboration, and deliver results.
- Strong problem-solving and analytical skills with a proactive mindset.
- Excellent communication and stakeholder management skills, capable of engaging both technical and non-technical audiences.
Regular
Shift
Shift 1 (India)
Primary Location:
Ecospace 1
Additional Locations:
Posting Statement
All qualified applicants will receive consideration for employment without regard to race, color, religion, religious creed, sex, national origin, ancestry, age, physical or mental disability, medical condition, genetic information, military and veteran status, marital status, pregnancy, gender, gender expression, gender identity, sexual orientation, or any other characteristic protected by local law, regulation, or ordinance.
Cara melamar
Untuk melamar pekerjaan ini, Anda perlu otorisasi di situs web kami. Jika Anda belum memiliki akun, silakan daftar.
Posting CVPekerjaan serupa
Ambulatory Clinic Laboratory Lead
Olathe Health,
Lembang, West Java
1 hari yang lalu
Position TitleAmbulatory Clinic Laboratory LeadDays - Full TimeOlathe Medical Center The Doctors Building 1 (MOB 1 & 2) 20375 W. 151st St.Position Summary / Career InterestSupervises the daily operations of the clinical laboratory, including personnel and testing resources. Ensures ongoing compliance with all quality and accreditation organization requirements. Organizes work flow and resources to ensure efficient and cost-effective operation. Coordinates...

Software Test Engineer
Infinite Computer Solutions,
Lembang, West Java
3 minggu yang lalu
31131BRChennaiJob Description2+ Years of industry experience around Software Testing (Manual and Automation) with a solid understanding of Test Planning, Test Design, Test Execution and Defect Reporting & Tracking. Expertise in Understanding and Analyzing Test Requirements, Tracking changes and maintenance of Test Requirements. Well acquainted with all phases of SDLC and STLC. Proficient in Test Automation using Selenium WebDriver, Selenium Grid,...

3035_シニアソフトウェアエンジニア / Senior Software Engineer(自動運転アプリケーション開発)
Turing株式会社,
Lembang, West Java
3 minggu yang lalu
Description◆本求人は、クラウド環境を活用したWebアプリケーション開発やIoTに関連したシステム開発、CI/CDパイプラインなどいずれか1つ以上の開発を経験している方を対象としています◆チューリングは完全自動運転の実現を目指しているディープテックスタートアップです。所属するチームは自動運転AIモデル開発チーム(E2Eチーム)とエッジデバイスチームの中間に位置しており、自動運転システムに関わるソフトウェアのうち、E2Eチームが担当しているAI以外の範囲すべてを行っています。具体的には、独自の自動運転システムのソフトウェア開発や自社開発モデル用のデータ収集車両の開発・保守などです。チューリングの自動運転技術で安定して車両を動かすために、AI技術やUIなどのソフトウェアレイヤーの要求を適切に理解し、各種ハードウェアのコントロールを担います。さまざまな機能を開発することはもちろんのこと、信頼性や保守性といった面でも高い性能を達成することがミッションとなります。【具体的な業務内容】・車載計算機上で動くLinuxのアプリケーションの開発・MLモデル開発チームと連携した自動運転システム開発・走行データの収集チームや制御実験チームと連携したデータ記録システム開発・車載ソフトのリリースフロー(CI/CD)の開発・改善・車載ソフトのボトルネック特定やパフォーマンス改善など︎参考になるテックブログチューリングの自動運転システム開発環境と、それを支える開発ツールたちhttps://zenn.dev/turing_motors/articles/d76005207e2b87TypeScriptで作る自動運転UIhttps://zenn.dev/turing_motors/articles/6ad90d261be8c6Requirements・チューリングの理念への共感・チーム開発・ソフトウェア開発の知識・経験があること・複数のプログラミング言語を用いたプロダクト開発経験Preferred Experiences・Azure, AWS, GCPなどのクラウド環境を活用したWebアプリケーション開発経験・IoTに関連したシステムの開発経験・アルゴリズム設計および実装経験・システム/アプリケーションのパフォーマンスチューニング・CI/CDパイプラインの開発経験We are looking for・世界的企業をつくる強い気概のある方・自走力がありなんでも積極的に取り組める方・常に謙虚で、相手目線を忘れない人間性・急激な事業、組織の成長に伴う様々な変化を楽しめる柔軟性・成長に対して前向きなスタンス・困難も楽しみながら乗り越えられるタフさ【参考情報】▼会社HPhttps://tur.ing/▼ Turing Tech Bloghttps://zenn.dev/p/turing_motors▼チューリポ(オウンドメディア)https://tur.ing/turipo▼Turing TechTalk #9 自動運転車両のハードウェア&システム完全解剖https://www.youtube.com/live/9FNxoaogKbg?feature=shared▼「要求仕様が与えられない。そこに自動運転開発の面白さがある」組み込みエンジニアが大企業からチューリングに転じた理由https://tur.ing/turipo/txlpOAx5【応募時のお願い】・応募時の書類(履歴書・職務経歴書)はPDF形式にてご提出いただきますようお願い申し上げます・応募時の書類(履歴書・職務経歴書)やエントリーページの入力箇所に年収情報(現在年収や希望年収)を記載するのはお控えください - 年収情報については選考プロセスが進む中でHRよりヒアリングをさせていただきますWorking ConditionsSalary年収:700万円~1,500万円※経験・スキルを考慮して決定いたします。Location平和島ラボ〒143-0006 東京都大田区平和島6丁目1-1 物流ビルA棟▼アクセス東京モノレール流通センター駅から徒歩7分※平和島ラボへの通勤、かつ業務上どうしても必要とされる場合は、車通勤可能です。必要な方は選考時に直接ご相談ください。大崎オフィス〒141-0032東京都品川区大崎一丁目11番2号 ゲートシティ大崎イーストタワー4F▼アクセス電車:JR山手線/JR埼京線/JR湘南新宿ライン/東京臨海高速鉄道りんかい線「大崎駅」南改札より徒歩1分Job Type正社員Work hoursフレックスタイム制コアタイム:10:00~15:00フレキシブルタイム:08:00~10:00、15:00~22:00標準的な勤務時間:10:00-19:00【休日休暇】■有給休暇・夏季休暇:入社時に有給として13日間付与■結婚休暇(5日間)等の慶弔休暇■出産休暇・育児休暇制度完備■小学校3年生が終わるまで取得可能な育児時短制度 ■子の看護休暇・介護休暇(無給)Probation periodあり(3カ月間)Benefits■社会保険完備■交通費支給(上限:4万円)■インフルエンザ予防接種の費用補助■定期健康診断■提携クリニックによる健康相談■社外カウンセリング窓口■PC選択制度(エンジニア対象)■ChatGPT Pro利用料金補助制度(エンジニア対象)■書籍購入制度■社用車の休日利用制度■駐車場代補助制度■ベビーシッター利用割引制度■妊活検査(AMH卵巣予備能力指数検査)の無料検査制度■提携クリニックによる女性特有の健康相談無料カウンセリング制度■Turing式オフィスグリコ有(水・コーヒーなど)■社内交流会(All Hands、カジュアルナイト等)の費用補助■服装自由■その他スポーツジム・OA機器等の優待割引Company informationNameTuring株式会社Established2021年8月Address東京都品川区大崎一丁目11番2号 ゲートシティ大崎イーストタワー4階(JR大崎駅徒歩1分)Capital3000万円 (累計70億円調達)Employees54名
